h1_key

當(dāng)前位置:首頁(yè) >新聞資訊 > 品牌資訊>賽靈思>Xilinx視頻實(shí)時(shí)轉(zhuǎn)碼:Alveo 加速器卡上的自適應(yīng)比特率轉(zhuǎn)碼
Xilinx視頻實(shí)時(shí)轉(zhuǎn)碼:Alveo 加速器卡上的自適應(yīng)比特率轉(zhuǎn)碼
2022-11-16 1537次

  實(shí)時(shí)監(jiān)控流的需求已經(jīng)發(fā)展成為一個(gè)至關(guān)重要的項(xiàng)目需求。視頻服務(wù)提供商面臨著不可衡量的選擇,因?yàn)樗麄儽仨毠芾砘A(chǔ)設(shè)施和運(yùn)營(yíng)成本,并為用戶提供高質(zhì)量的感覺(jué)。鑒于視頻轉(zhuǎn)換的計(jì)算強(qiáng)度,轉(zhuǎn)碼不斷增加靈活應(yīng)變硬件加速的需求。

  賽靈思已經(jīng)開(kāi)發(fā)了一個(gè)高性能的視頻轉(zhuǎn)碼包,可以在不改變當(dāng)前基礎(chǔ)設(shè)施的情況下,為服務(wù)提供商提供低功耗異的性能。

  此外,這種解決方案是由行業(yè)經(jīng)驗(yàn)證的非常強(qiáng)大的FFmpeg命令行處理方法,方便任何人開(kāi)發(fā)轉(zhuǎn)碼應(yīng)用,并輕松與當(dāng)前應(yīng)用或自有基礎(chǔ)設(shè)施集成。

  產(chǎn)品簡(jiǎn)介

  賽靈思面向低比特率(Alveo U50)或高密度應(yīng)用(Alveo U30)實(shí)現(xiàn)最高質(zhì)量的實(shí)時(shí)編碼,并且以最低的主機(jī) CPU 需求加速編碼。另外,在 Alveo U50 和 U30 加速器卡上使用 ABR 階梯提供 HEVC 和 H.264 編碼流以及基于行業(yè)標(biāo)準(zhǔn) FFmpeg 的簡(jiǎn)單 API。




  圖 1:轉(zhuǎn)碼 ABR 階梯示例

  智能分區(qū)

  賽靈思可以提供系統(tǒng)級(jí)最高性能。通過(guò)從 CPU 卸載編碼任務(wù),確保 CPU 能夠?yàn)橐纛l和廣告插入等其他關(guān)鍵功能提供支持。

  通過(guò)提供對(duì) FFmpeg API 的支持,客戶能夠輕松地將多達(dá) 8 個(gè) Alveo HHHL U50 或 U30 加速器卡和軟件集成到其 1 RU 服務(wù)器中。


  圖 2:從內(nèi)容生成器將數(shù)據(jù)流轉(zhuǎn)碼到消費(fèi)端

   優(yōu)勢(shì)與特性

   實(shí)時(shí)編碼可實(shí)現(xiàn)媲美 x265“慢速”預(yù)置編碼的畫質(zhì)

   U50 支持面向海量觀眾廣播的最低水平比特率編碼

    低比特率 = 最低互聯(lián)網(wǎng)帶寬成本

   在需要大量編碼器時(shí)實(shí)現(xiàn)高密度編碼,如用戶生成內(nèi)容 (UGC) 

   與 CPU 相比功耗下降 10 倍

         采用高級(jí)定標(biāo)器,提供完整的 ABR 階梯支持

   靈活的多 ABR 階梯輸出,單個(gè)實(shí)例最多 32 個(gè)流

   輸出質(zhì)量保持一致,與編碼通道數(shù)量無(wú)關(guān)

   用于解碼器、定標(biāo)器和編碼器的 FFmpeg 插件

   HEVC:主 10 配置文件,級(jí)別可達(dá) 5.1 HD/SD,U50:4:2:0 8 位,U30:4:2:2 10 位

   H.264:主 10 配置文件,級(jí)別可達(dá) 5.1 HD/SD,U50:4:2:0 8 位,U30:4:2:0 10 位

   恒定比特率 (CBR)、受限 VBR 和 ABR 模式

   比特率:100Kb/s 到 40Mb/s 可配置

   時(shí)延:30ms 到 20s 可配置

   片類型:I、P 和 B,提供靈活的開(kāi)放/閉合 GOP 模式和 GOP 長(zhǎng)度

  • 賽靈思(Xilinx)公司簡(jiǎn)介、產(chǎn)品、優(yōu)勢(shì)、運(yùn)用
  • 賽靈思(Xilinx)是一家在可編程邏輯器件領(lǐng)域具有開(kāi)創(chuàng)性和領(lǐng)導(dǎo)地位的公司。它在2022年被AMD收購(gòu),成為AMD自適應(yīng)和嵌入式計(jì)算事業(yè)部的重要組成部分。以下是關(guān)于賽靈思公司、產(chǎn)品、核心優(yōu)勢(shì)和主要應(yīng)用的詳細(xì)介紹:
    2025-06-09 241次
  • AMD推出符合DisplayPort? 2.1 8K視頻標(biāo)準(zhǔn)的FPGA和自適應(yīng) SoC
  • 全新 AMD DisplayPort 2.1 子系統(tǒng)支持 AMD UltraScale+ FPGA 和 Versal 架構(gòu)接收、處理和傳輸 8K(7680 x 4320 像素)超高清( UHD )視頻。專業(yè)音視頻和廣播設(shè)備制造商可以輕松集成和升級(jí)其設(shè)備,例如攝像機(jī)、專業(yè)顯示器、LED 視頻墻、投影儀、KVM 和廣播基礎(chǔ)設(shè)施,從而處理 8K 超高清視頻。
    2024-01-24 490次
  • AMD Vitis 軟件平臺(tái)2023.2版本發(fā)布
  • AMD宣布 Vitis? 統(tǒng)一軟件平臺(tái) 2023.2 版本發(fā)布,該版本提供了一個(gè)單一的環(huán)境,便于使用 AMD 自適應(yīng) SoC 與 FPGA 簡(jiǎn)化高性能設(shè)計(jì)的設(shè)計(jì)、仿真與實(shí)現(xiàn)。
    2023-11-02 1163次
  • Xilinx賽靈思Vivado? 設(shè)計(jì)套件加速自適應(yīng)SoC和FPGA產(chǎn)品設(shè)計(jì)
  • Xilinx賽靈思加快推出新型自適應(yīng) SoC 和 FPGA 設(shè)計(jì),硬件設(shè)計(jì)人員和系統(tǒng)架構(gòu)師需要探索更為高效的全新工作方式。AMD Vivado? 設(shè)計(jì)套件可提供易于使用的開(kāi)發(fā)環(huán)境和強(qiáng)大的工具,有助于加速大型自適應(yīng) SoC 和FPGA等系列產(chǎn)品的設(shè)計(jì)與上市。
    2023-11-02 884次
  • Versal 自適應(yīng) SoC讓 Combo PON方案高性能、易于使用
  • 通過(guò)提供 Combo PON 技術(shù)(由 AMD 提供支持),Adtran 更容易做出這一決定。Combo PON 可在單個(gè)解決方案中支持兩種類型的網(wǎng)絡(luò),從而幫助服務(wù)提供商改變社區(qū)服務(wù)不足的現(xiàn)狀。
    2023-05-11 619次

    萬(wàn)聯(lián)芯微信公眾號(hào)

    元器件現(xiàn)貨+BOM配單+PCBA制造平臺(tái)
    關(guān)注公眾號(hào),優(yōu)惠活動(dòng)早知道!
    10s
    溫馨提示:
    訂單商品問(wèn)題請(qǐng)移至我的售后服務(wù)提交售后申請(qǐng),其他需投訴問(wèn)題可移至我的投訴提交,我們將在第一時(shí)間給您答復(fù)
    返回頂部