h1_key

當前位置:首頁 >新聞資訊 > 品牌資訊>賽靈思>賽靈思擴展 UltraScale+ 產(chǎn)品組合
賽靈思擴展 UltraScale+ 產(chǎn)品組合
2022-11-11 1676次

  隨著 Zynq® UltraScale+? MPSoC Artix® UltraScale+ FPGA 取得成功,AMD 現(xiàn)推出兩款全新器件,進一步擴展 UltraScale+ 系列。

  全新 AU7P ZU3T 器件基于 16nm FinFET 工藝,適用于低功耗、高每瓦性能的小型應用。盡管作為具備可編程邏輯、收發(fā)器的 UltraScale+ 系列的入門款,但這些小巧、低成本、低功耗的器件提供了眾多強化特性,例如高 IO-邏輯密度、UltraRAMDSP 等。

  新款 Artix UltraScale+ AU7P FPGA

  AU7P 器件是 Artix UltraScale+ 產(chǎn)品組合中密度最低、功耗最低且成本最優(yōu)化的帶有 12.5Gbps 收發(fā)器的FPGA。它能提供高 I/O-邏輯比和高內(nèi)存-邏輯比,適合為處理和計算應用存儲和緩沖大量數(shù)據(jù)。

  相較于 AU10P 器件,這款新器件的靜態(tài)功耗降低多達 50%、I/O-邏輯比提升了 20%、3.3V IO 的數(shù)量翻倍。

  

 

  由于采用了 8.5mm x 10.5mm 尺寸的創(chuàng)新 InFO 封裝,AU7P 器件非常適合需要高計算密度的小型應用,可以提供出色的熱和功率耗散。InFO 封裝持續(xù)受到業(yè)界矚目,其設計適合用于緊湊的功耗敏感型應用,例如醫(yī)學成像、機器視覺、專業(yè)攝像頭/監(jiān)視器和汽車雷達/激光雷達等。

  

 

  新款 Zynq UltraScale+ ZU3T MPSoC

  ZU3T MPSoC 器件是 Zynq UltraScale+ 系列新增的最小型器件,帶有 12.5Gbps GTH 收發(fā)器,適用于成本優(yōu)化型應用。GTH 收發(fā)器高度可配置,并且與 UltraScale+ 架構的可編程邏輯資源緊密集成。此外, ZU3T 器件的收發(fā)器帶寬是 ZU3 器件的 5 倍,可滿足關鍵的互聯(lián)應用、視覺和視頻處理以及安全連接需求。

  這款新器件相對于 ZU3 而言 DSP 片數(shù)更多,有助于改善信號處理計算。額外的 UltraRAM 增加了 2.5 倍的嵌入式內(nèi)存,可用于嵌入式和視頻處理應用。

  

 

  作為 Zynq MPSoC 系列的組成部分,ZU3T 器件包含一個 64 位處理器,其結合了實時控制和軟硬引擎,可進行圖形處理。同時,通過將面向高級分析的基于 Arm® CPU 子系統(tǒng)與面向任務加速的片上可編程邏輯相結合,為優(yōu)化各種不同應用帶來了可能性,其中包括智慧城市、監(jiān)控攝像頭、醫(yī)學成像以及汽車信息娛樂系統(tǒng)等。

  

 

  AU7P 器件預計將于 2023 年下半年開始出貨預量產(chǎn)和量產(chǎn)芯片。ZU3T 器件預計將于 2023 年上半年開始向早期試用客戶提供預量產(chǎn)芯片,量產(chǎn)芯片預計將于 2023 年下半年提供。

  

 

  AU7P ZU3T 器件也將提供車規(guī)級( XA )器件,符合 AEC-Q100 測試規(guī)范和 ISO26262 ASIL-C 全面認證。這款可擴展的解決方案非常適合各種汽車客戶平臺,不僅能提供適當?shù)拿客咝阅?,同時還整合了關鍵的功能安全和信息安全特性。

  歡迎訪問我們的網(wǎng)頁以進一步了解我們的 UltraScale+ 成本優(yōu)化型 FPGA SoC。歡迎聯(lián)系您當?shù)氐匿N售代表或查詢我們的銷售聯(lián)系表以查詢器件價格并安排進度。

  尾注:

  1. 1. AUS-001: 靜態(tài)功耗計算基于 AU10P 擴展,用 AU7P 在賽靈思功耗估算器 (XPE) 工具版本 2022.1.2 上的靜態(tài)功耗估算,時間為 2022 10 24 日。拓展功耗參考 AU7P 邏輯單元比較差異計算得出。實際靜態(tài)功耗可能與實際部件參數(shù)存在差異。

  2. 2. AUS-004:計算基于已發(fā)布的 Artix UltraScale+ 參數(shù),使用 HDIO。AU7P 144 HDIO,而 AU10P 72 HDIO。

  3. 3. AUS-005:計算基于已發(fā)布的 Artix UltraScale+ 參數(shù),使用總 IO (HD + HP)。AU7P 有最大 248 IO,而 AU10P 有最大 228 IO

  4. 4. AUS-006:計算基于已發(fā)布的 Artix UltraScale+ 參數(shù),使用總塊 RAM (BRAM)。AU7P 3.8Mb BRAM, 而 AU10P 3.5Mb BRAM

  5. 5. ZUS-001:靜態(tài)功耗計算基于 ZU4 擴展,用 ZU3T 在賽靈思功耗估算器 (XPE) 工具版本 2022.1.2 上的靜態(tài)功耗估算,時間為 2022 10 24 日。拓展功耗參考ZU3T邏輯單元比較差異計算得出。實際靜態(tài)功耗可能與實際部件參數(shù)存在差異。

  6. 6. ZUS-004:基于已發(fā)布的 Zynq UltraScale+ 參數(shù)。 ZU3 共有 24 Gb/s 帶寬(4 PS-GTR @ 6Gb/s),ZU3T 共有 124 Gb/s(4 PS-GTR @ 6Gb/s + 8 GTH @ 12.5Gb/s)帶寬。

  7. 7. ZUS-005:基于已發(fā)布的 Zynq UltraScale+ 參數(shù)。ZU3 360 DSP 片,而 ZU3T 576 DSP 片。

  8. 8. ZUS-006:計算基于已發(fā)布的 Zynq UltraScale+ 參數(shù),在可用情況下均使用總塊 RAM (BRAM) + UltraRAM。ZU3 的總 BRAM UltraRAM 7.6MbZU3T 17.1Mb。

 

  • 賽靈思(Xilinx)公司簡介、產(chǎn)品、優(yōu)勢、運用
  • 賽靈思(Xilinx)是一家在可編程邏輯器件領域具有開創(chuàng)性和領導地位的公司。它在2022年被AMD收購,成為AMD自適應和嵌入式計算事業(yè)部的重要組成部分。以下是關于賽靈思公司、產(chǎn)品、核心優(yōu)勢和主要應用的詳細介紹:
    2025-06-09 205次
  • AMD推出符合DisplayPort? 2.1 8K視頻標準的FPGA和自適應 SoC
  • 全新 AMD DisplayPort 2.1 子系統(tǒng)支持 AMD UltraScale+ FPGA 和 Versal 架構接收、處理和傳輸 8K(7680 x 4320 像素)超高清( UHD )視頻。專業(yè)音視頻和廣播設備制造商可以輕松集成和升級其設備,例如攝像機、專業(yè)顯示器、LED 視頻墻、投影儀、KVM 和廣播基礎設施,從而處理 8K 超高清視頻。
    2024-01-24 572次
  • AMD Vitis 軟件平臺2023.2版本發(fā)布
  • AMD宣布 Vitis? 統(tǒng)一軟件平臺 2023.2 版本發(fā)布,該版本提供了一個單一的環(huán)境,便于使用 AMD 自適應 SoC 與 FPGA 簡化高性能設計的設計、仿真與實現(xiàn)。
    2023-11-02 1296次
  • Xilinx賽靈思Vivado? 設計套件加速自適應SoC和FPGA產(chǎn)品設計
  • Xilinx賽靈思加快推出新型自適應 SoC 和 FPGA 設計,硬件設計人員和系統(tǒng)架構師需要探索更為高效的全新工作方式。AMD Vivado? 設計套件可提供易于使用的開發(fā)環(huán)境和強大的工具,有助于加速大型自適應 SoC 和FPGA等系列產(chǎn)品的設計與上市。
    2023-11-02 993次
  • Versal 自適應 SoC讓 Combo PON方案高性能、易于使用
  • 通過提供 Combo PON 技術(由 AMD 提供支持),Adtran 更容易做出這一決定。Combo PON 可在單個解決方案中支持兩種類型的網(wǎng)絡,從而幫助服務提供商改變社區(qū)服務不足的現(xiàn)狀。
    2023-05-11 685次

    萬聯(lián)芯微信公眾號

    元器件現(xiàn)貨+BOM配單+PCBA制造平臺
    關注公眾號,優(yōu)惠活動早知道!
    10s
    溫馨提示:
    訂單商品問題請移至我的售后服務提交售后申請,其他需投訴問題可移至我的投訴提交,我們將在第一時間給您答復
    返回頂部